1、負(fù)責(zé)數(shù)字芯片系統(tǒng)、數(shù)字模塊 及 數(shù)模接口的技術(shù)規(guī)范制定、系統(tǒng)設(shè)計(jì)、模塊設(shè)計(jì)、接口設(shè)計(jì);編寫相關(guān)設(shè)計(jì)文檔。
2、負(fù)責(zé)執(zhí)行數(shù)字芯片系統(tǒng)設(shè)計(jì)、數(shù)字模塊設(shè)計(jì) 數(shù)?;旌辖涌谠O(shè)計(jì)等詳細(xì)設(shè)計(jì)方案包括RTL coding,仿真,綜合和時(shí)序分析等。
3、負(fù)責(zé)數(shù)字芯片系統(tǒng)驗(yàn)證、數(shù)字模塊驗(yàn)證及參與混合信號(hào)仿真等工作,和應(yīng)用工程師和模擬工程師一起完成系統(tǒng)測(cè)試任務(wù),編寫相關(guān)文檔。
職位要求
1、本科及以上學(xué)歷,10年以上數(shù)字芯片設(shè)計(jì)和驗(yàn)證開(kāi)發(fā)經(jīng)驗(yàn)。
2、有成功流片經(jīng)驗(yàn),熟悉數(shù)字芯片設(shè)計(jì)和開(kāi)發(fā)流程,熟練使用常用的工具。
3、具有豐富的調(diào)試經(jīng)驗(yàn)及芯片驗(yàn)證經(jīng)驗(yàn),有FPGA原型驗(yàn)證經(jīng)驗(yàn)者優(yōu)先。
4、有以下經(jīng)驗(yàn)者優(yōu)先:ADC/TDC校準(zhǔn)算法實(shí)現(xiàn),數(shù)字信號(hào)處理算法。